PLD设计速成(7)-安装下载电缆的驱动程序
| 关注: 2014-05-03 |
MAX plusII 软件的驱动设置 在Win98下运行MAX plusII可以自动检测到ByteBlasterMV(ByteBlaster)下载电缆,但在WIN2000、WINXP下无法自动检测到它的存在。如何在WIN2...... |
|
PLD设计速成(5)-波形仿真
| 关注: 2014-05-03 |
此过程主要是用软件来仿真你的设计,看看结果是否符合你的设计要求 编译好以后,打开波形编辑器,MAX PLUSII->Waveform Editor 载入端口,Node->Enter Nodes from S...... |
|
PLD设计速成(1)
| 关注: 2014-05-03 |
今天我们将带领大家完成你的第一个PLD设计,即使你从没有接触过PLD,也可以让你可以在十分种之内初步学会PLD设计! 不信? 呵呵 我们慢慢往下看。 实验目的 我们分...... |
|
两段式状态机不可能完成的任务
| 关注: 2014-05-03 |
最近折腾状态机,发现一个小任务对于两段式状态机写法是不可能完成的。这个小任务很简单,先看用一段式状态机实现的代码: module test( clk,rst_n, din,dout ...... |
|
基于FPGA的DDC的设计
| 关注: 2014-05-03 |
0 引言 近年来,软件无线电已经成为通信领域一个新的发展方向,数字下变频技术(Digital Down CONverter-DDC)是软件无线电的核心技术之一,也是计算量最大的部分,一般通过FP...... |
|
基于FPGA的PCI总线串口卡设计
| 关注: 2014-05-03 |
随着计算机测试技术的飞速发展,越来越多的外部设备通过串口与计算机进行通信,实现信息共享以及设备的集中控制和管理。利用串口进行通信具有结构简单、传输距离远、成本...... |
|
一种基于FPGA的UART 电路实现
| 关注: 2014-05-03 |
1 引 言 UART 即通用异步收发器,他广泛使用串行数据传输协议。UART 功能包括微处理器接口、用于数据传输的缓冲器(Buffer)、帧产生、奇偶校验、并串转换,用于数据...... |
|
Verilog HDL阻塞属性简介
| 关注: 2014-05-03 |
VerilogHDL中,有两种过程赋值方式,即阻塞赋值(blocking)和非阻塞赋值(nonblocking)。阻塞赋值执行时,RHS(righthandstatement)估值与更新LHS(lefthandstatement)值一次执...... |
|
低功耗技术在FPGA设计中的应用
| 关注: 2014-05-03 |
结合采用低功耗元件和低功耗设计技术在目前比以往任何时候都更有价值。随着元件集成更多功能,并越来越小型化,对低功耗的要求持续增长。当把可编程逻辑器件用于低功耗应...... |
|
|
|
|