用Allegro对s3c2410的BGA封装布线
| 关注: 2013-08-26 |
|
由于s3c2410或者2440是采用的BGA封装,看了网上专门有BGA封装的电子资料,是介绍规则的,但是我感觉做起来非常麻烦,所以就觉得是否可以采用最直接的办法使用allegro的扇出功能呢?首先是设置通孔,这个在约束条件管理器中...... |
|
PADS 中 BGA Fanout扇出教程
| 关注: 2013-08-26 |
|
一、建立原点座标:(用PADS 2005 打开没有layout BGA文件)
1.鼠标右键,点选"Select Traces/Pins",再点BGA的左上角的一个PAD
2.以这个PAD建立原点座标,Setup/origin.二、选择BGA FANOUT 的层:
Setup/Layers Setup,BGA一般放...... |
|
传输线阻抗计算和布线技巧
| 关注: 2013-08-26 |
|
在高速逻辑电路或高频电路中,印刷电路板的布线对PCB的电磁兼容性(EMC)和电路的性能有重要影响。本文介绍电路板上传输线的阻抗计算公式、信号线的布局原则和传输导线的长度估计表。传输线阻抗计算公式
图1:传输...... |
|
Allegro 布线规则设置说明
| 关注: 2013-08-26 |
|
布线规则的设置通常包括线宽和线距两大部分。PCB 布线经常会要求对重要的信号线进行规则的设置。下面就以一主板Layout guide 为例部分说明之。1. 首先是对整板未定义线规则的设置,如下表所示:
...... |
|
如何管理allegro中的元件文字
| 关注: 2013-08-26 |
|
在PCB设计中遇到了元件文字的问题,看下图
是不是相当的乱,从字面上可以看出好多叠加的文字,到底是怎么回事呢?我们先从元件的封装说起,我们使用allegro在制作元件封装时,都是通过File-->New,然后在Drawing Type...... |
|
allegro使二条时钟线等长
| 关注: 2013-08-26 |
|
为了使二个SDRAM的时钟线等长,我查阅了很多资料,设置等长的方法有很多,在这里我们只为了二条时钟线等长来学习如何通过设置约束规则然后通过延时处理达到等长的目的。
首先是我们先要为想要等长的线找一个精确...... |
|
自定义Allegro菜单
| 关注: 2013-08-26 |
|
有时候想把一些自己常用的命令或者SKILL命令添加到菜单里面,下面就给大家讲一下如何添加修改allegro菜单,修改有风险,新手须谨慎
很简单的方法就是修改原始的菜单文件,这样不太保险,下面的方法是通过自定义菜单...... |
|
如何将图片信息导入Capture的标题模板
| 关注: 2013-08-26 |
|
在画原理图时希望把公司的logo和一些图片信息一起放入标题模板,这样只要调用标题模板就可以实现所有原理图标题模板的一致性,做这样的模板库有三个步骤:(1)在FileNewLibrary 新建一个如图1的库或安装目录C:CadenceSPB...... |
|
在PROTEL 2004 中建立自己的个性模板
| 关注: 2013-08-26 |
|
首先建个空的原理图文档.如图
将其保存为SCHDOT 格式。。。看好了。。是SCHDOT,不是SCHDOC.
回到PROTEL 2004。。。看到左下角有个如下图的信息说明栏。。我们要改的就是这里。。!
然后:单击右键找到document opt...... |
|
在PADS 中添加表面型测试点
| 关注: 2013-08-26 |
|
在PCB 设计中,我们经常需要对某些信号线增加一些测试点,以便在产品调试中对其信号进行测试。在PADS Layout(POWERPCB)中添加测试点时,默认的是以标准过孔STANDARDVIA 作为测试点,但这是通孔方式的测试点,为了节省测试点...... |
|
Altium Designer 集成库
| 关注: 2013-08-26 |
|
一.集成库概述
Altium Designer 采用了集成库的概念。在集成库中的元件不仅具有原理图中代表元件的符号,还集成了相应的功能模块。如Foot Print 封装,电路仿真模块,信号完整性分析模块等。(关系图如图1)集成库具有以下...... |
|
|
|
|