加入收藏 | 设为首页 | 会员中心 | 我要投稿 | RSSRSS-巴斯仪表网
您当前的位置:首页 > 电子发烧 > PCB设计

allegro使二条时钟线等长

时间:2013-08-26  来源:123485.com  作者:9stone

    为了使二个SDRAM的时钟线等长,我查阅了很多资料,设置等长的方法有很多,在这里我们只为了二条时钟线等长来学习如何通过设置约束规则然后通过延时处理达到等长的目的。 
    首先是我们先要为想要等长的线找一个精确的数据,为此,我先布设了最长的那条时钟线
 
    然后,通过display-->element查看他的长度,可以看到:
  Net path length:        1113.48 MIL
     这就是我们参考的长度,也可以在下面的约束管理器中看到这个值,接着我们打开约束管理器,通过 打开约束管理器,在
 
注意图中带颜色部分,可以在右边到所有的网络
    在你想等长的网络名称上右键鼠标,选择创建一个引脚对
  
然后在右边输入最大和最小的值,如图
 
    我的最小值是1110MIL,最大值是1150MIL,参照着最长那条时钟线设置的
    此时,在时钟网络名称上右键并选择Analyze
 
我们就会看到这个效果
  
这个图中绿色部分就是你已经布的时钟线的长度,如果他不在范围内就会显示为红色
 
也就是我们的还离最小值差距376mil,怎么办呢?下面到了手动延时或者叫延长操作了
 
启动Route-->Delay Tune
 
设置一下右边属性
 
在另一条短的时钟线上,开始拖出一些回形的走线来
   
 右边如果是显示为红色
 
那就继续变换的拖动,更变大小,直到红色部分变为绿色
 
那就完成了等长设置,希望转载朋友注明出处--无名小卒博客


分享到:
来顶一下
返回首页
返回首页
发表评论 共有条评论
用户名: 密码:
验证码: 匿名发表
栏目导航->PCB设计
  • 电子应用基础
  • 电源技术
  • 无线传输技术
  • 信号处理
  • PCB设计
  • EDA技术
  • 单片机学习
  • 电子工具设备
  • 技术文章
  • 精彩拆解欣赏
  • 推荐资讯
    使用普通运放的仪表放大器
    使用普通运放的仪表放
    3V与5V混合系统中逻辑器接口问题
    3V与5V混合系统中逻辑
    数字PID控制及其改进算法的应用
    数字PID控制及其改进
    恶劣环境下的高性价比AD信号处理数据采集系统
    恶劣环境下的高性价比
    栏目更新
    栏目热门