Altera公司日前演示了使用FPGA的浮点DSP新设计流程,这是业界第一款基于模型的浮点设计工具,支持在FPGA中实现复数浮点DSP算法。伯克莱设计技术公司 (Berkeley Design Technology, Inc, BDTI) 进行的独立分析验证了能够在Altera 的Stratix®和Arria FPGA系列中简单方便的高效实现高性能浮点DSP设计。 Altera浮点DSP设计流程包括集成在DSP Builder高级模块库中的Altera浮点DSP编译器、Quartus II RTL工具链、ModelSim仿真器,以及MathWorks MATLAB和Simulink工具,简化了FPGA的DSP算法实现过程。浮点设计流程结合并集成了算法模型和仿真、RTL产生、综合、布局布线以及设计验证级等。通过功能集成,在算法级和FPGA级实现了快速开发和设计空间管理,最终减少了在设计上的投入。 Altera产品和企业市场副总裁Vince Hu评论说:“使用Altera高级DSP基于模型的流程,与基于HDL的传统设计相比,设计人员能够更高效迅速的实现并验证复数浮点算法。在高层对算法进行建模并调试后,很容易面向所有Altera FPGA对设计进行综合。” Altera新的设计流程适用于解决要求较高的线性代数问题,这类问题一般需要浮点提供的动态范围。BDTI测试了可参数赋值的浮点矩阵求逆设计。矩阵求逆是雷达系统、MIMO无线系统以及医疗成像和很多其他DSP应用所使用的代表性处理功能。 在评估Altera的浮点设计流程时,独立技术分析公司BDTI认为:“浮点编译器并没有构建由基本浮点算子组成的数据通路,而是产生融合数据通路,在一个函数或者数据通路中组合了基本算子。这样,避免了传统浮点FPGA设计中的重复表示。” BDTI结论:“采用融合数据通路方法,与以前相比,实现的复数浮点数据通路性能更好,效率更高。”
|