加入收藏
|
设为首页
|
会员中心
|
我要投稿
|
RSS
首页
设计中心
基准
数字万用表
智能仪表
电子DIY
电子发烧
您当前的位置:
首页
>
电子发烧
>
PCB设计
Allegro中电源层分割的步骤
时间:2013-08-26 来源:
123485.com
作者:9stone
1. Click
,在 Anti EtchVcc Layer,在紧贴Outline 画出一封闭区间,建议线宽采用40-60mil。此区间就是Negative Plane 的实际大小。如图:
2. Click
, 在 Anti EtchVcc Layer, 切出各电源区域。建议线宽采用20-30mil.
3. 打开Vcc(Etch)层 ,选取菜单命令EditSplit PlaneParameter
15.1 以上版本此步骤可省略
4. 执行菜单命令EditSplit PlaneCreate,15.1 以上版本会弹出下面Form
14.0—14.2 版本 要在屏幕右侧Tab 中的Option 的Active Class 和Subclass 选则为 Etch 和 Vcc
5 .选择相应的Net,直到最后一块区域完成。
分享到:
来顶一下
返回首页
发表评论
共有
条评论
用户名:
密码:
验证码:
匿名发表
栏目导航->PCB设计
电子应用基础
电源技术
无线传输技术
信号处理
PCB设计
EDA技术
单片机学习
电子工具设备
技术文章
精彩拆解欣赏
推荐资讯
使用普通运放的仪表放
3V与5V混合系统中逻辑
数字PID控制及其改进
恶劣环境下的高性价比
栏目更新
栏目热门
站内搜索:
资讯
高级搜索
网站首页
|
关于我们
|
服务条款
|
广告服务
|
联系我们
|
网站地图
|
免责声明
|
WAP
巴斯仪表网,专注于数字仪表技术!
www.123485.com
© 2008-2013