加入收藏 | 设为首页 | 会员中心 | 我要投稿 | RSSRSS-巴斯仪表网
您当前的位置:首页 > 电子发烧 > PCB设计

OrCAD 问题集锦

时间:2013-08-26  来源:123485.com  作者:9stone

ORCAD 如何吃P-CAD2000 的案
明 如果要P-CAD 到ORCAD 的格式有法
在OrCAD 的Import 指令中有PDIF 的格您可以由P-CAD 出PDIF 的格式再由OrCAD 入
在P-CAD 中有一些元件是OrCAD 中法支援所以在Import PDIF 案可能因元件法支援而生造成案法入所以在取PDIF 案必注意元件如BUS Bus Entry 一些IC 元件...等等
---------------------------------------------------------------------
如何在layout plus 定零件的高度,另外要如何才能在路板挖一10mm x 5mm 的方形的孔,解答,
1 您可以Tool 下之Obstacle 的行後Place outline 的Type 在其下方即一Height 的在此入您所需要的高度再之放置在路中即可
2 您可以在元件中置一由Via 成之方形的Pad 再以此零件放置在路中即可
----------------------------------------------------------------------
layout 可否3D 出
明 我是orcad 新手,正在努力中,因公司的品要路版的3D 出所以有此疑
您的我已做了在我Layout 中可以出IDF 的格式其容可以由Pro/E 取
----------------------------------------------------------------------
Orcad 何有支援Pads PowerPCB 的ASCII file format
明 Pads PowerPCB 的netlist file format 早期只要使用pads2k 的format 即可,但是後其表更改!PADS-POWERPCB-V3.0-MILS! DESIGN DATABASE ASCII FILE 2.0,成我每一次都必用人工*pads2000* 改!PADS-POWERPCB-V3.0-MILS! DESIGN DATABASE ASCII FILE 2.0,造成我layout 人很不方便,想你是否Orcad 下次改版,加入Pads PowerPCB 用的netlist format?
於您的,在原的下有符合POWERPCB 的格式,其案Padpwr1.zip 的,其出的Netlist 表!PADS-POWERPCB-V2.0-MILS! DESIGN DATABASE ASCII FILE 1.0,您可以考是否有
----------------------------------------------------------------------
如何import verilog file to orcad
由於OrCAD Capture 有Import Verilog 的格式,所以法取Verilog 的案,必由Verilog 出OrCAD Capture 可以取的格式再由OrCAD Capture 取案即可
----------------------------------------------------------------------
pspice9.0 如何更改元件
明 pspice9.0 的元件library 叫出後..
edit properties 找不到的定
例如叫出某型的FET
想定其IS , Cd ,Cs 等等..
如何找到其修改?
若因它是特定型不能修改
可以叫出一晶的model 自?
在Orcad 9.0 中,更改一晶的元件的Step 如下述:
Step1: 在Capture ,叫出其符.
Step2: 欲更改的符後, 在Orcad Capture Windows 的Edit/Pspice Model .
Step3: Orcad Model Editor Windows 出後,您就可以更改元件.
----------------------------------------------------------------------
orcad 4.的路如何orcad 7.
Capture 如何 DOS 版本的 SDT V3 / V4 及 SDT 386+ 之
明 OrCAD Capture 如何 DOS 版本的 SDT V3 / V4 及 SDT 386+ 之
下列件必具
你必有 DOS 版的路(*.SCH)以及所有使用到的零件案(*.lib)
最好零件是一的零件
(可以使用DOS 所提供的Libarch.exe 去作出)
如果不是一的零件案也是可以的只是麻
你最好在部安有 DOS 版的OrCAD SDT之程式如果有您必行下列的境定
境定
在你的 Autoexec.bat 加入一行定例如下
----------------------------------------------------------------------
@ECHO OFF
PROMPT $P$G
PATH C:WINDOWS;C:WINDOWSCOMMAND;C:;C:DOS;C:ORCADWIN
SET ORCADPROJ=C:ORCAD 加入此行定
SET TEMP=C:TEMP
LH MOUSE
LH DOSKEY
*****************************************************************
原有OrCAD SDT 程式的找一SDT.CFG
(案一般是放在ORCADTEMPLATES 目下
如果您找不到此案亦可OrCAD 的站(www.orcad.com)上去取得案
然後使用文去案此案修改如下
{OrCAD/SDT IV Configuration File }
PDRV = C:ORCAD
PSCH =
PLIB = C:ORCAD*.LIB LIB 的路ORCAD 之目
DD = VGA640.DRV
PRD =
PLD =
LIB = 'MYPROJ.LIB 入您的零件名有就加入行
LIB = DEVICE.LIB
DMF =
DIM =
LMF =
假你的零件名分MYPROJ.SCH MYPROJ.LIB
在C 磁碟建立一ORCAD 目且把MYPROJ.SCH 零件MYPROJ.LIB 到此目下然後也上述已修改好的SDT.CFG 到此目下 ORCADWINCAPTURE 路下的 Capture.ini容修改如下例
************************************************************
Part Selector Configured Libraries]
Number of Configured Libraries=2
Library0=C:ORCADWINCAPTURELIBRARYANALOG.OLB
Library1=C:ORCADWINCAPTURELIBRARYDEVICE.OLB
************************************************************
************************************************************
[Part Selector Configured Libraries]
Number of Configured Libraries=0
行案
避免程式在先去抓取原Capture 所加入用之零件
************************************************************
入OrCAD Capture 程式然後在功能表Open - Design
在Open Design 的框切案型SDT Schematic
(*.sch) 然後入OrCAD 目去MYPROJ.SCH 它存DSN (OrCAD Capture 案格式)即可
----------------------------------------------------------------------
如何和建立自己的焊&
明 在PCB 零件中的焊如何建立自己的焊.
在PCB 中的焊(Pad)是一?物件所以不管是?的Pad 元件的Pad 皆同一定
您在library 中您要??之Pad 再按下Shift T 即切至Pad 的定?窗下您再依您所需要的?作?更即可(元件也是相同做法)
----------------------------------------------------------------------
PSpicead 的?
明 我的我每次模,PSpicead 中的Display 都"Fast",
是否可以定那?可以每次模,PSpicead 中Display "immediate",模比快.....
在PSpiceAD window 中的Display item ,我利用Immediate,fast,slow 定更新PSpiceAD window 料的速度(Immediate 最快,fast 居中)
然而就模而言,示料更新的繁,程式更多的,而使模速度慢.因此,就模而言,我建您使用slow 若有更一步之迎指教
----------------------------------------------------------------------
OrCAD Capture 9.2 有Capture Netlist
明 1 Capture 新版的Netlist to Allegro 功能
有更的明User Guide 的相陋
2 某一零件的所有Pin 都接源就出Error
不合理因如CPU 一般都分成ABCD 等部份
而某部份是所有PIN 都是接POWER 和 GND
Message 就不合理
3 由Capture 生Netlist 且入Allegro
之理所花的比之前用Third Party 方式
超太多(太慢) 而新版Capture 又提供方式的
生方式害我只能版的Allegro.dll Copy 到
Captureetsform 下才能用的方式生NetList
什新版的那多而且又不Friendly... Why?
----------------------------------------------------------------------
A1:考help 之netlist to allegro 其中如 assign properties in Capture for use in
Allegro 即明例如何 VDD,VPP,VSS 成VCC 之PROPERTIES => POWER_GROUP = VDD=VCC;VPP=VCC;VSS=VCC
A2:必用orcad 9.2.3(allegro 14.2).即可不同一零件中in name 不同 orcad 9.2.2 有此限制
A3:新法的特性是除了NETlist 之外更能零件或所定之PROPERTIES如FIXED,min_line width 等宣告.出三 .dat
如果只要NETlist 作LAYOUT.如您所做版的Allegro.dll 覆到Captureetsform 下用create NETLIST/OTHER/Allegro 出一netlist. Allegro
----------------------------------------------------------------------
OrCAD Capture 9 23 Netlist to Allegro
明 於之前提的同一Part 有相同PinName 生Error
如下所示(只是截取部份的息有近2 的Errors)
#7874 Error [ALG0050] Duplicate Pin Name "GND" found on Package VT8235A , U37A:
main, 16 SOUTH BRIDGE 1 (2.40, 1.60). Please renumber one of these.
#7875 Error [ALG0050] Duplicate Pin Name "GND" found on Package VT8235A , U37A:
main, 16 SOUTH BRIDGE 1 (2.40, 1.60). Please renumber one of these.
#7876 Error [ALG0050] Duplicate Pin Name "GND" found on Package VT8235A , U37A:
main, 16 SOUTH BRIDGE 1 (2.40, 1.60). Please renumber one of these.
#7877 Error [ALG0050] Duplicate Pin Name "GND" found on Package VT8235A , U37A:
main, 16 SOUTH BRIDGE 1 (2.40, 1.60). Please renumber one of these.
#7878 Error [ALG0050] Duplicate Pin Name "GND" found on Package VT8235A , U37A:
main, 16 SOUTH BRIDGE 1 (2.40, 1.60). Please renumber one of these.
#7879 Error [ALG0050] Duplicate Pin Name "GND" found on Package VT8235A , U37A:
main, 16 SOUTH BRIDGE 1 (2.40, 1.60). Please renumber one of these.
#7880 Error [ALG0050] Duplicate Pin Name "GND" found on Package VT8235A , U37A:
main, 16 SOUTH BRIDGE 1 (2.40, 1.60). Please renumber one of these.
#7881 Error [ALG0050] Duplicate Pin Name "VCC33" found on Package VT8235A , U37A
: main, 16 SOUTH BRIDGE 1 (2.40, 1.60). Please renumber one of these.
#7882 Error [ALG0050] Duplicate Pin Name "VCC33" found on Package VT8235A , U37A
: main, 16 SOUTH BRIDGE 1 (2.40, 1.60). Please renumber one of these.
#7883 Error [ALG0050] Duplicate Pin Name "VCC33" found on Package VT8235A , U37A
: main, 16 SOUTH BRIDGE 1 (2.40, 1.60). Please renumber one of these.
#7884 Error [ALG0050] Duplicate Pin Name "VCC33" found on Package VT8235A , U37A
: main, 16 SOUTH BRIDGE 1 (2.40, 1.60). Please renumber one of these.
#7885 Error [ALG0050] Duplicate Pin Name "VCC33" found on Package VT8235A , U37A
: main, 16 SOUTH BRIDGE 1 (2.40, 1.60). Please renumber one of these.
#7886 Error [ALG0050] Duplicate Pin Name "VCC33" found on Package VT8235A , U37A
: main, 16 SOUTH BRIDGE 1 (2.40, 1.60). Please renumber one of these.
#7887 Error [ALG0050] Duplicate Pin Name "VCC33" found on Package VT8235A , U37A
: main, 16 SOUTH BRIDGE 1 (2.40, 1.60). Please renumber one of these.
#7888 Error [ALG0050] Duplicate Pin Name "VCC33" found on Package VT8235A , U37A
: main, 16 SOUTH BRIDGE 1 (2.40, 1.60). Please renumber one of these.
#7889 Error [ALG0050] Duplicate Pin Name "VCC33" found on Package VT8235A , U37A
: main, 16 SOUTH BRIDGE 1 (2.40, 1.60). Please renumber one of these.
#7890 Error [ALG0050] Duplicate Pin Name "VCC33" found on Package VT8235A , U37A
: main, 16 SOUTH BRIDGE 1 (2.40, 1.60). Please renumber one of these.
#7891 Error [ALG0050] Duplicate Pin Name "VCC33" found on Package VT8235A , U37A
: main, 16 SOUTH BRIDGE 1 (2.40, 1.60). Please renumber one of these.
是用Cadence 14.2 的Capture 出的
如何更正些..... 太多了
而且息是可以改成Warnning 而不是用Error
而造成Create Netlist 的中不是很合理
PS: 本人於Create Netlist 的方式得很不只是程中仍有一些法理解的
....

有Duplicate Pin Name 表示您所建的Orcad Library Part 的Pin Name 一
可能要改成不同Pin Name 才可以如加上0,1,2,3...的一般Pin name 若不同的
在建Part 就有Warning Message 但是有些使用者就忽略些Message, 在版的Capture 因是用Third Party 方式成Allegro Netlist 然是有但在新版的Netlist to Allegto 就出Pin Name 重覆的......
----------------------------------------------------------------------
OrCAD Capture 9 1
.DSN 的版本
明 何法9.1 的DSN 存7.2 的DSN.之前都可以(用的是OrCAD Capture CLS9.1)
RE
在使用Capture9.1 的程式再路再行"Save as"功能後在存型中即有7.2格式的您可以7.2 的格式存即可
感您的指教
----------------------------------------------------------------------
OrCAD Capture 9 02
有~~
明 layer name 中文明 副名
Silkscreen Top 文字印 .SST
Silkscreen Bottom 底文字印 .SSB
Top Layer 零件面走 .TOP
Bottom Layer 底面走 .BOT
Inner Layer 1,etc. 中箔走第一第二等 .IN1,IN2
Power Layer. 源 .PWR
Ground Layer. 接地 .GND
Soldermask Top 防 .SMT
Soldermask Bottom 底防 .SMB
Solder Paste Top 膏印刷板 .SPT
Solder Paste Bottom 底膏印刷板 .SPB
Drill Drawing 孔尺寸 .DRD
Assembly Top 料 .AST
Assembly Bottom 底料 .ASB
Global Layer 禁入(置)
上述的那些案用.max 的步何??
在ORCAD Layout 中,是否有副名 .drd 的案
如果有,如何叫出??
!!
RE
出GerberFile 步如下
1.行Options 下Post Process Settings 功能
2.再按滑鼠右Run Batch 即可
3."*.max"同一案中即出所有的Gerber 案
有副名DRD Drill Drawing 孔尺寸 .DRD 您出GerberFiles 即有
您的指教
-------------------------------------------------------------------------------
OrCAD Pspice 9.02
一下layout 出副名
明 一下...
零件面,面,孔,成型
layout 出的副名各是什??
RE:
您好:
您所需要的料如下:
layer name 中文明 副名
Silkscreen Top 文字印 .SST
Silkscreen Bottom 底文字印 .SSB
Top Layer 零件面走 .TOP
Bottom Layer 底面走 .BOT
Inner Layer 1,etc. 中箔走第一第二等 .IN1,IN2
Power Layer. 源 .PWR
Ground Layer. 接地 .GND
Soldermask Top 防 .SMT
Soldermask Bottom 底防 .SMB
Solder Paste Top 膏印刷板 .SPT
Solder Paste Bottom 底膏印刷板 .SPB
Drill Drawing 孔尺寸 .DRD
Assembly Top 料 .AST
Assembly Bottom 底料 .ASB
Global Layer 禁入(置)
-------------------------------------------------------------------------------
OrCAD Capture CIS 9.0
什V:9.0 和V9.1 的Logic IC 操作方式不同
明 V9.0 的Logic IC 使用合包零件(U?A,U?B..)在置放於路自增加Part numbering(ex:U1A 在置放後,置放下一增U1B),但V9.1 增加零件(ex:U1A 置放後,下一增U2A),是定是版本.如果要V9.1 使用V9.0 的方式可以??
RE:
於您的,在版本不同
在合式的零件,做重覆放置的作,其Part Numbering 都自增(EX:U1A U2A......)
因此您所的,是不生才是.
如有一步的,迎指教......
-------------------------------------------------------------------------------
DSN 的版本
明 如何看的出DSN 的版本?!
RE:
您好:
您可以UltraEdit 或一些可能看
案ASCII 的文,
ASCII 就有述那DSN
是那版本所建立.
如有一步的,迎指教......
hofc@ms68.hinet.net <hofc@ms68.hinet.net>
-------------------------------------------------------------------------------
OrCAD Capture 9.0
路是否可以成PowerPCB 的案(.pcb )
明 OrCAD Capture CIS 中的路是否可以成PowerPCB 的案(.pcb )
RE:
如果您要由OrCAD Capture 的路Netlist file 到Power PCB 再行Create Netlist 功能後Other 的Pads2k.dll 再*.NET 更改*.ASC 即可由Power PCB 中入Netlist
至於入方式Power PCB 的代理商如此才得到最正的做法
-------------------------------------------------------------------------------
OrCAD Capture 9.0
可否pdf
明 可否pdf ,how to do
RE:
您好:
於您所提出的,是Acrobat Write 才有的功能,
而此功能是要付的.您可以到下面所列的上,得到更的明:
http://www.adobe.com/products/acrobat/readstep.html
-------------------------------------------------------------------------------
OrCAD Capture CIS 9.0
自建零件修改後如何同步使用於路
明 建完零件後,用於路上,但如果要修改自建零件,修正完後,路上法自更新成零件所修正的零件,要如何定才能同步更新呢????或有其他的方式.
Thanks.
RE:
您好:
於您的,您可以用Update Cache 的作
路上的零件Update 成跟Library 一.
其做法如下:
1.到Project Manager 窗,Design Cache 展
2. 元件(Highlight 起)
3.滑鼠移到上Mean Bar 找Design ->Update Cache 即可.
-------------------------------------------------------------------------------
OrCAD Layout 9.0
Gerber file merge
明 Sir,
我想不同的max file 放在同一 gerber file 上 (2 不同的pcb 放在同一 panel, 我用 merge 命令, 但出的果是令一板所有的pad size 同 drill size 都了,我是否做了??
Thanks !!!
Ming
RE:
一般版的用途是用在於相同的PCB 案作使用在PCB 已作完成要出Gerber file 前所以您的做法用在不太恰在我的操作中Pad 的料有不同所以不知您出的何
-------------------------------------------------------------------------------
版本 9.0
OrCAD Layout
How to convert format from *.max to *.pcb
明 Sir,
有有方法可由 *.max file (orcad layout) 到 pcb file (powerPCB) ?
我由max gerber, 再由gerber pcb, 但是pcb file 就不可再做更改,只是表面.
..
!!!
ming
RE:
您可以在入Layout 後直接使用File 下的Export 指令在此指令中您所要的格式
您可以power PCB 的前一版本PADs 的格式再由power PCB 中入即可
由於power PCB 不於Cadence 的在此法您解答所以在power PCB 中如何入修改power PCB 的商
感您的
-------------------------------------------------------------------------------
版本 9.0
OrCAD Layout
教各位前,如何定盲孔和埋孔?
明 教各位前:
盲孔和埋孔要在那功能中定?指..
感激不.
RE:
您可以入padstacks 中不需要的(Pad Width Pad Height 修改0)即可
例如:六版中的埋孔定您可以入Padstacks 中所需修改的Pad 不使用的(如Top,Inner1,Inner4,Bottom)四料如此即成只有Inner2 Inner3 的埋孔了
同理可以定Inner2,Inner3,Inner4,Bottom 如此即定半埋孔了
感您的指教
-------------------------------------------------------------------------------
版本 13.6
Cadence Allegro Studio
何法NET 入
明 :
我在allegro 中的File->Import->Logic 入NET 法入
我使用何方法入ORCAD 的案做Layout
RE:
在Orcad 中是用Create Netlist/others/Allegro 生Netlist File
在Allegro 中是用File/import/logic/Third Party 模式入
否Netlist 只是交待零件外型及至Layout tool 中,格式了只差是否的
依其息您的支援商查核
-------------------------------------------------------------------------------
版本 9.1
OrCAD Capture
教我如何在pspice9.1 下kp 值??
明 上次我的不清楚~
次我清楚一我不irf150 的kp 值~
目要我用描的方式分析nmosIRF150 的模型kp 值分20u 40u 60u 的
入出
可是我在capture 中找不到可以kp 值的地方~
教教我~ ~
RE:
此Kp 值是在model ,所以在Capture 中您看不到
如果您想知道kp 在那,你可以跟著下面的步做:
Step 1:在Capture 元件(有粉色的highlight)
Step 2:在令命令列找Edit->PSpice model 就可以看到此元件的model.
就有KP 的值(此原的定)
至於您要如何做kp 值的定及模,你可以跟著下面的步做:
Step 1:在模定DC Sweep 做好定.
Step 2:在同一窗的左下有Option,勾Secondary Sweep,
出跟DC Sweep 一像的定面
Step 3:在Sweep Variable->Model parameter
Model type ->零件的格式(Ex:NPN ..etc)
Model name ->路上零件的(Ex:Q1 ..etc)
Parameter name->定零件的名(Ex:Kp ..etc)
Step 4:在Sweep Type ->Value list 定成20u 40u 60u 即可.
Step 5:做完模後, 您想看的,就可看到您要的果.
-------------------------------------------------------------------------------
版本 9.0
OrCAD Pspice
若VPWL 超八,怎定
明 我如果需要入一IC 波形,需要超十二以上的(T,V)定,可是PSPICE 的VPWL 只提供八,如何使用呢?
RE:
您好:
您可以使用VPWL_ENH 零件代替
在 "FIRSTS_NPAIR" 做(T,V)的定即可
Ex:(1m,1v)(2m,3v)....(T,V)
如果您想要所的波形有期性,在
"Repart_value" 定成-1 即可.
-------------------------------------------------------------------------------
版本 14.1
Cadence Allegro Studio
power plane 走, gerber 如何出片
明 PSD14.1 是否允在定片走? 如何出gerber?
RE:
power plane 走只要其面conduct 成一加般走面先走再
上去的依定自避先前所走的到出一正片即可
若是片要走要一只走加粗後之效果作在片上最後出底片要出片(plane)及正片(走)erber 再合
要是片走不多利用切割作出其效果不用出底片再合
-------------------------------------------------------------------------------
版本 none
OrCAD Layout
Layout 上的
明 在面板上如何做出水滴的(使用 Dip 零件 )
RE:
在Layout 中直接做出滴的功能您可以利用free track 在pad 左右各一走,使之到滴的功能
-------------------------------------------------------------------------------
版本 9.2
OrCAD Capture
如何找到元件中有的SPICE MODEL
明 想要找到MMBV609LT1 元件的SPICE MODEL 要到哪找
RE:
於您的,您可透下列方式去找元件的model.
可上去做搜(例如WWW.PSpice.Com)或零件供商取得
如果都有的,最後您也可以用等效路的方式做模
-------------------------------------------------------------------------------
版本 orcad releace9
OrCAD Capture
法入orcad,救救我吧!
明 什我安了orcad 9 之後,我入orcad 的任何一程式都示
[2001]Unable to find a license file .
correct the error and chick "Retry",or
chick"cancel"to about the program.
我便按了就跳了,我有下版的安步但都是,所以指一下,感激不!
RE:
解密找一解密程式其解掉即可
-------------------------------------------------------------------------------=
版本 9.2
OrCAD Capture
上知道某零件 在layout 上外型
明 在Capture 的Schematic 中 如果要知道某零件 在layout 上
外型(pack) 我如何作
RE
在Capture 中看Layout footprint 的功能如您要看Layout 的外只有Capture CIS的程式才有此功能而其外只有OrCAD Laout & Cadence Allegro Layout 才可看其Layout 外
-------------------------------------------------------------------------------
版本 micro sim 8.0
OrCAD Pspice
有相依源的想教
明 1.如果有一行pspice 的法
EF1 SF1 MF1 POLY(2) TF1 0 TF2 0 0.0 -1.707 0.707
( EF1=-1.707VTF1+0.707VTF2)
是一控制源的元件 他有四端
我四端要如何去定,要如何把他接起
2.如果我想找有多耦合,去耦合成跟理想的要找哪些??
3.如果我有方面的,在上留言不清楚可以到公司去教你的工程

RE
1.Pspice 面的E_poly 元件,有一做控制,法直接成您所描述的格式(做控制),因此若要到您的需求,需要 您考相的籍建立控制的E_poly 元件.
(您可以到http://www.orcad.com/technical/library/analog/analog.asp 的站,下相Pspice 的明子)
2.於您的"多耦合,去耦合成跟理想"的,看不出是於那方面的.因此如果可以的,明一下 您路的方式.至於籍方面,很憾有很的可提供您.
-------------------------------------------------------------------------------
版本 9.0
OrCAD Capture
如何在G 元件中入
明 一般在使用G 元件(控制流源)GAIN 只能入常但是我在需要G 元件的出流入的倒也就是GAIN 需入1/Vin Capture 是否有提供此功能
RE
您可以使用"GVALUE"元件,在EXPR 只要定成"1/(%IN+,%IN-)",就可以成您的要求.
-------------------------------------------------------------------------------
版本 9.1
OrCAD Layout
如何Capture 的案入Layout 的MAX 案
明 如何Capture 的案入Layout 的MAX 案
例如在Capture 的路做好後要用Layout
RE
您好:
您必先在Capture 中定Layout 所需的Footprint 您Footprint 入完成後即可出Net list File
再直接入Layout 程式中取File 中的NEW 指令使用DEFAULT.TCH 技再指定您所出的Netlist file 即可
-------------------------------------------------------------------------------
版本 9.00b
OrCAD Layout

明 * 使用 layout plus 作BOTTOM ,TOP Jumper Layer Jumper Attributes Jumper 1 length=100, Jumper 2 length=200,Jumper 3 length =300 後. 用Smartrute autoroute board 自完成後仍有鼠 未完成置.什自放置Jumper1 or 2.....??
板如何Jumper?? 回答!!
RE
您所述的Jumper 是Layout 的功能而非Smartroute 的功能所以在Smartroute 中是法到您所定的功能
您可以在Layout 中行Autoroute 可以出jumper
-------------------------------------------------------------------------------
版本 9.00b
OrCAD Layout
接地/layer
明 你好:
* 式面板,壹欲接地obstacle type-copper area, Net attachment-GND POWER, component reference designator-U1(ex.8051), pin name-20.U1 成一.
但autoroute board 完成後????
* 借library manager 之零件皆有POWER/GND (灰色).式面板TOP/BOT routing unused
但在post process 中仍有*.PWR/*.GND ,是否正??
* 由*.mnl 可否先手工怖重要路,其由smrtroute autoroute board 完成?好次皆效!
RE
您可以先行Auto 中Refresh All 的指令此指令可以所有物件重新整理如此即可重新整理
出的板取於Post process 中是否有此料如您不想出*.GND *.POWER 您Post process 的*.POWER *.GND 除出的Gerber 中即不出此料如您除後想再加入*.POWER 或*.GND 在Post process 新增回即可
可以先在Layout 中重要路再於smartrote 中options 下之Net properties 您好的走使用unrote 在Auto route 後此段即可保留
-------------------------------------------------------------------------------
版本 9.0
OrCAD Layout
如何lay 好的路做成板
明 如何lay 好的路做成板
RE
一般作板大多是在CAM 的中理的如您在Layout9.0 中可能法成板的作
-------------------------------------------------------------------------------
版本 9.00b
OrCAD Layout
pad & via
明 你好:
* 如何pad 直和solder mask expansion 的直,就是pad 和防漆之的空隙,要使零吃的地方.在library manager 中找好久指令皆法完成!(vias 同!)
* pbc 板的螺固定孔如何定?如4.5mm 直周要吃空隙!
了很多指令皆不得其而入,忙!
* 在top layer 一四方形,如何不防.亦是要接地和可?
* 板面板,top/bottom routing 其皆unused.
用run post processor gerber 後,何出*.GND/*.PWR layer? 是否正常?
以上是否忙! Mnay Thanks!
RE
您好:
您的我一一回您
1.您View 下Database spreadsheets 中的Padstacks 功能行後找到相的Pad 料
在其中更改各中的Width Height 即可改其直
2.您可以作一螺固定孔的Pad 料各Route layer 的Width Height 料定比Drldwg Drill 小即可
3.您在放置箔後再一料其定SMT(防焊)SMB(底防焊)即可
此箔域上漆(不可) 反之如相同料在SMT SMB 如此箔域即可上
4.*.GND *.POWER 中之源如您此需求GND POWER 定Unused Routing 即可GND POWER 如您的有源必
-------------------------------------------------------------------------------
版本 9.1
OrCAD Capture
IGBT model 如何Include 至零件中
明 您好:
使用pspice 模路,元件中有IGBT 但是有Model,我至元件供商下pspice 的model,但是我如何加至library.
另外有些元件法加入pspice 的model,出undefine 的Error,在simulation 的後,如何解.
RE
1.下的model,若要加到Pspice 去做模,有三步: .
(1).建立一新的元件(For Pspice).
(2).在Symbol 的性,加上PSpiceTemplate 的描述格式(For Pspice netlist).
(3).下的model 加入到模的定(For Pspice's model link).
2.息表示,您 叫取的元件不是 For Pspice (因有model),粹只是Symbol 而已
-------------------------------------------------------------------------------
版本 9.0
OrCAD Capture
有於想大家
明 我想用元件 T2couple 模根,T2 couple 跟T2couple X 有什不同,
什我用T2 couple 模根耦合的波型模出的都是的,我的L11=L22=341nH L21=L12=58nH,C11=C22=76.6pF,c21=C12=-14.6pF 是VPWL
度123m
那定值是不是L=341nH Lm=58nH C=76.6pF Cm=-14.6pF LEN=123m
如果我的不 那我有哪些地方有可能ㄋ???
我的VpwL 在spice 法是 VPWL(0 0 0.5us 0 0.75us 2.4 4us 2.4 4.25us 0)
我在orcad 定的是t1=0 v1=0 t2=0.5u v2=0 t3=0.75u v3=2.4 t4=4u v4=2.4 t5=4.25u v5=0)
我有哪些地方
RE
於您的,分部份明:
1.新的TitleBlock -> Capsym.olb TitleBlock 的library,即可
的TitleBlock(PS:另存新的名).
2.一路,在Menu Bar 的Option ->Design Template ->TitleBlock
可做Orgnization Name,Document Number,Revision 等的定.
(ps:的Symbol -->Library Name:若存在Capsym.olb,此路不用;若存在不同的路,完整的路(Ex: "c:lirary.olb")
Title Block Name:打上要叫取TitleBlock 的名.
3.加入TitleBlocek 到,有方式:
(1).在路在Manu Bar 的找Place -->找TitleBlock 加入即可.
(2).或是在步2 定好TitleBlock 的路和名,在新增一新,即可直接套用.
-------------------------------------------------------------------------------
版本 9.0
OrCAD Layout
救救我
明 如何在LAYOUT 中改的大小~~`不是孔的大小~~~
~~~可以快一回我~~~
我很需要~~~~
RE
您好:
您在Database Spreadsheets 中行Padstack 指令在其表中所需更改的Pad 料更改成你所需的大小即可
-------------------------------------------------------------------------------
版本 8.0
OrCAD Pspice
如何把pspice 的路在word
明 如要如何把pspice 的路在word
RE
於您的可直接在PSpice 的路上圈(用滑鼠按住左拖拉您的滑鼠)您想要的部分使用PSpice 的Copy 命令再Word 打直接使用Word 的Paste 的指令即可到您要的功能
-------------------------------------------------------------------------------
版本 9.0
OrCAD Capture CIS
如何路的零件?
明 您好:
因每零件都有其的零件案,以至於用不少容量,但是如orcad4.0 有制其零件的功能(即是把各零件中有用到的零件另外存成一零件)
不知orcad9.0 是否有?
非常感您的助
RE
在Orcad Capture(包含Capture CIS)都可以做到 您想要的功能在Windows 版本的Project manager 窗(似像案管的架去)有Design Cache 料(此料即是在存放有"叫取的零件" 在此做列表)
您可以打路在 Menu bar 的File-->New--> Library ( 此在Project manager 的Library 料出一新增的Library ) 此再Design Cache 下所列的零件取 ( 可按上的Shift 及滑鼠及尾即可全 ) 按下Copy 的小示 ( 在工具列的下方可找到 ) 再滑鼠到到新增的Library 上 ( 出底白字表已取 )最後再按下Paste 的小示即可存成另一零件若要改名可此Library 按右出一小窗Save as 即可
-------------------------------------------------------------------------------
版本 9.1
OrCAD Layout
drill 的格式定
明 你好,我.mnl 的案成layout 之後什drill chat 的孔
size 何都成全都只剩一格一的大小,Footprint 是自己做的有,可是明明Drill 有大有小的啊,似乎都法Drill chat 中修改孔尺寸的大小,而且孔的尺寸太大了要哪修改呢?
麻告知
RE
如果您需要更改Via 的孔大小Padstacks 的功能再增加一Via 的料然後再行tools 下的Via 指令您所需要更改的Via 再按滑鼠右properties 在料中即有Padstack name 可切Via 孔大小
-------------------------------------------------------------------------------
版本 7.2
OrCAD Capture
DSN 成 OLB
明 可否路使用到的零件成..OLB 的案格式
RE
要路上(DSN)所使用到的零件成(.OLB)的格式,其步如下:
Step 1:先到Project Manager 窗下,在最上面的 Menu bar 找file有一下拉式的--> new--> Library.此在Project Manager 的Library 新增一Library1.
Step 2:在Project Manager 窗下的 Design cache 的所有零件(左手按住上的 "shift" +右手用滑鼠第一零件及最後一),在上面的快捷,Copy 小示, Copy 下.
Step 3:此用滑鼠到新增的Library1,再行 Paste 的指令(一的快捷小示可找到)即可.
Step 4:最後一步"存"(忘了)
一Library1,按滑鼠右--> Save 或 Save as 的指令.
-------------------------------------------------------------------------------

分享到:
来顶一下
返回首页
返回首页
发表评论 共有条评论
用户名: 密码:
验证码: 匿名发表
栏目导航->PCB设计
  • 电子应用基础
  • 电源技术
  • 无线传输技术
  • 信号处理
  • PCB设计
  • EDA技术
  • 单片机学习
  • 电子工具设备
  • 技术文章
  • 精彩拆解欣赏
  • 推荐资讯
    使用普通运放的仪表放大器
    使用普通运放的仪表放
    3V与5V混合系统中逻辑器接口问题
    3V与5V混合系统中逻辑
    数字PID控制及其改进算法的应用
    数字PID控制及其改进
    恶劣环境下的高性价比AD信号处理数据采集系统
    恶劣环境下的高性价比
    栏目更新
    栏目热门