加入收藏 | 设为首页 | 会员中心 | 我要投稿 | RSSRSS-巴斯仪表网
您当前的位置:首页 > 电子发烧 > 信号处理

数字电路中去耦电容的作用

时间:2012-11-14  来源:123485.com  作者:9stone
         数字电路输出信号电平转换过程中会产生很大的冲击电流,在供电线和电源内阻上产生较大的压降,使供电电压产生跳变,产生阻抗噪声(亦称开关噪声),形成干扰源。

一、冲击电流的产生
(1)输出级控制正负逻辑输出的管子短时间同时导通,产生瞬态尖峰电流
(2)受负载电容影响,输出逻辑由“0”转换至“1”时,由于对负载电容的充    电而产生瞬态尖峰电流。    瞬态尖峰电流可达50ma,动作时间大约几ns至几十ns。

二、降低冲击电流影响的措施
(1)降低供电电源内阻和供电线阻抗
(2)匹配去耦电容

三、何为去耦电容
    在ic(或电路)电源线端和地线端加接的电容称为去耦电容。

四、去耦电容如何取值
    去耦电容取值一般为0.01~0.1uf,频率越高,去耦电容值越小。

五、去耦电容的种类
(1)独石  (2)玻璃釉  (3)瓷片  (4)钽

六、去耦电容的放置
    去耦电容应放置于电源入口处,连线应尽可能短。
分享到:
来顶一下
返回首页
返回首页
发表评论 共有条评论
用户名: 密码:
验证码: 匿名发表
栏目导航->信号处理
  • 电子应用基础
  • 电源技术
  • 无线传输技术
  • 信号处理
  • PCB设计
  • EDA技术
  • 单片机学习
  • 电子工具设备
  • 技术文章
  • 精彩拆解欣赏
  • 推荐资讯
    使用普通运放的仪表放大器
    使用普通运放的仪表放
    3V与5V混合系统中逻辑器接口问题
    3V与5V混合系统中逻辑
    数字PID控制及其改进算法的应用
    数字PID控制及其改进
    恶劣环境下的高性价比AD信号处理数据采集系统
    恶劣环境下的高性价比
    栏目更新
    栏目热门