高级拓扑结构系统级测试及PCB配置说明 在测试系统中,NI PCI-6533用作位于每个SRI(商店可替换品)上EMId(电子模块标识)设备的接口。它们带有元件编号和序列号数据等等,还包括最近故障检测日志。PCI-DIO-96 被作为一个使用CPLD、有160 个管脚的DIO,CPLD 将来自测试控制器PC 的I/O 板卡的输出和输入进行多路复用。该系统包括了可选的输入事件阻塞(用于捕捉瞬态事件)以及所有双向操作。16 个I/O 管脚用作控制和状态信号,而其他80 个管脚通过多路复用,提供了160个输出和160 个输入,用于对数字接口进行仿真和测试。 JTAG/ 边界扫描测试和ISP(在系统编程)是系统的核心部分,现在被认为是用于检查在生产和原型开发调试中线路板(PCBs)和系统是否出现装配故障以及在发布设备中是否出现现场服务故障的主要手段。 边界扫描测试依赖于内置的测试电路以及现代的高度集成的电子设备(与IEEE 标准1149.1 兼容),边界扫描测试需要由四个或五个数字接口组成的最小测试接口。这与传统钉板测试系统的巨大形成了鲜明的对比,钉板测试系统需要数百个甚至上千个测试探针连接。因此,边界扫描测试器将会降低到串行协议接口单元的大小,该单元可由PCI、PXI 或是紧凑型工作台(USB/ 以太网)控制单元提供。将电源简单地添加到系统中就可以将自治PCB 测试器投入工作。此外,利用ScanBridge TAP 多路复用器对产品进行细致的设计,就可以用单个控制器访问系统中的一系列PCB,这样就构建了系统/LRI(线路可替换品)测试器。 空中雷达充分利用了ScanBridge 设备,将系统划分为逻辑可访问模块。将模拟测量仪器和测试信号多路复用器等更多周边接口硬件加入系统之后,系统就从基于“结构化”边界扫描的测试器升级成功能齐全的集成测试功能的混和信号测试系统。
|